ADIAD9211BCPZ-25010-Bit 250 MSPS 1.8V Monolithic Sampling Analog-to-Digital Converter
AD9211BCPZ-250adalah 10 bit monolitik sampling analog-to-digital converter dioptimalkan untuk kinerja tinggi, daya rendah, dan kemudahan penggunaan.Produk ini beroperasi pada tingkat konversi hingga 300 MSPS dan dioptimalkan untuk kinerja dinamis yang luar biasa dalam operator broadband dan sistem broadbandSemua fungsi yang diperlukan, termasuk track-and-hold (T/H) dan referensi tegangan, disertakan pada chip untuk memberikan solusi konversi sinyal yang lengkap.
ADC membutuhkan catu daya tegangan analog 1,8 V dan jam diferensial untuk operasi kinerja penuh.format biner offsetSebuah output jam data tersedia untuk waktu data output yang tepat.
Dibuat dengan proses CMOS canggih,AD9211BCPZ-250tersedia dalam LFCSP 56 timbal, yang ditentukan dalam kisaran suhu industri (-40 °C sampai +85 °C).
SpesifikasiAD9211BCPZ-250
Resolusi: 10 bit
Jumlah Saluran: 1 Saluran
Tipe antarmuka:SPI
Tingkat pengambilan sampel:250 MS/s
Jenis input: Diferensial
Arsitektur:Pipeline
Tegangan suplai analog:1.7 V sampai 1.9 V
Tegangan Pasokan Digital:1.7 V sampai 1.9 V
SNR - Rasio sinyal ke kebisingan:59.4 dB
Suhu operasi minimum:- 40 C
Suhu operasi maksimum: + 85 C
DNL - Nonlinearitas diferensial: +/- 0,5 LSB
Kesalahan Gain:4.3 %FSR
Tinggi: 0,83 mm
INL - Integral Nonlinearity: +/- 0,45 LSB
Tegangan Masuk:1.25 Vp-p
Panjang:8 mm
Sensitif terhadap kelembaban:Ya
Jumlah Input ADC:1 Input
Jumlah Konverter:1 Konverter
Tegangan pasokan operasi:1.8 V
Pd - Pembuangan daya:437 mW
Konsumsi daya:380 mW
Tegangan suplai - Max:1.8 V
Tegangan Pasokan - Min:1.8 V
Lebar:8 mm
Unit Berat: 170 mg
Fitur dariAD9211BCPZ-250
SNR = 60,1 dBFS @ fIN hingga 70 MHz @ 300 MSPS
ENOB 9,7 @ fIN hingga 70 MHz @ 300 MSPS (-1,0 dBFS)
SFDR = −80 dBc @ fIN hingga 70 MHz @ 300 MSPS (−1.0 dBFS)
Linearitas yang sangat baik
DNL = ±0,1 LSB tipikal
INL = ±0,2 LSB tipikal
LVDS pada 300 MSPS (tingkat ANSI-644)
Bandwidth analog 700 MHz dengan daya penuh
Referensi pada chip, tidak diperlukan pemisahan eksternal
Buffer input terintegrasi dan track-and-hold
Penghambatan daya rendah
437 mW @ 300 MSPS LVDS SDR mode
410 mW @ 300 MSPS LVDS modus DDR
Kisaran tegangan input yang dapat diprogram
1.0 V sampai 1,5 V, 1,25 V nominal
1.8 V operasi analog dan digital pasokan
Format data output yang dapat dipilih (offset binary, dua komplemen, kode Gray)
Sorotan dariAD9211BCPZ-250
Kinerja Tinggi Mempertahankan 60,1 dBFS SNR @ 300 MSPS dengan input 70 MHz.
Low Power Mengkonsumsi hanya 410 mW @ 300 MSPS.
Gampang Digunakan Data output LVDS dan sinyal jam output memungkinkan antarmuka dengan teknologi FPGA saat ini. Referensi on-chip dan sampel-and-hold memberikan fleksibilitas dalam desain sistem.8 V sumber daya menyederhanakan desain sumber daya sistem.
Serial Port Control √Serial port interface standar mendukung berbagai fungsi produk, seperti pemformatan data, menonaktifkan stabilisator siklus tugas jam, power-down, menyesuaikan gain,dan produksi pola uji output.
Keluarga Pin-kompatibel 12 bit pin-kompatibel keluarga yang ditawarkan sebagai AD9230.
Aplikasi dariAD9211BCPZ-250
Komunikasi broadband nirkabel dan kabel
Jalur kebalikan kabel
Peralatan uji komunikasi
Subsistem radar dan satelit
Linearisasi penguat daya
Diagram blok fungsional dariAD9211BCPZ-250
Kontak Person: Mr. Sales Manager
Tel: 86-13410018555
Faks: 86-0755-83957753