Tinggalkan pesan
Kami akan segera menghubungi Anda kembali!
Pesan Anda harus antara 20-3.000 karakter!
Silakan periksa email Anda!
Lebih banyak informasi memfasilitasi komunikasi yang lebih baik.
Berhasil dikirim!
Kami akan segera menghubungi Anda kembali!
Tinggalkan pesan
Kami akan segera menghubungi Anda kembali!
Pesan Anda harus antara 20-3.000 karakter!
Silakan periksa email Anda!
—— Nishikawa dari Jepang
—— Luis Dari Amerika Serikat
—— Richardg dari Jerman
—— Tim dari Malaysia
—— Vincent dari Rusia
—— Nishikawa dari Jepang
—— Sam dari Amerika Serikat
—— Lina dari Jerman
Pasokan Microchip Kinerja Tinggi A3P250-FGG256I IC Logika yang Dapat Diprogram Daya Rendah
Deskripsi Produk
Perangkat A3P250-FGG256I memiliki hingga 1 juta gerbang sistem, didukung dengan SRAM dual-port sejati hingga 144 kbit dan hingga 300 I/O pengguna.
Fitur
DDR 700 Mbps, I/Os berkemampuan LVDS (A3P250 ke atas)
Operasi Tegangan Campuran 1,5V, 1,8V, 2,5V, dan 3,3V
Dukungan Tegangan Catu Daya Jangkauan Luas per JESD8-B, Memungkinkan I/Os Beroperasi dari 2.7V hingga 3.6V
Tegangan I/O yang Dapat Dipilih Bank—hingga 4 Bank per Chip
Standar I/O Ujung Tunggal: LVTTL, LVCMOS 3.3V/2.5V/1.8V/1.5V, 3.3V PCI/3.3V PCI-X, dan Input LVCMOS 2.5V/5.0V
Standar I/O Diferensial: LVPECL, LVDS, B-LVDS, dan M-LVDS
Register I/O pada Jalur Input, Output, dan Aktifkan
I/O yang Dapat Ditukar Panas dan Hemat Dingin
Hanya didukung oleh perangkat A3P030.
Laju Perubahan Perubahan Output dan Kekuatan Penggerak yang Dapat Diprogram
Pull-Up/-Down Lemah
Tes Pemindaian Batas IEEE 1149.1 (JTAG).
Paket yang Kompatibel dengan Pin di Seluruh Keluarga ProASIC 3